1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
|
; TODO: Add AVX512BW shift support
; RUN: llc < %s -mtriple=x86_64-apple-darwin -mcpu=knl -mattr=+avx512dq | FileCheck %s --check-prefix=ALL --check-prefix=AVX512 --check-prefix=AVX512DQ
;
; Variable Shifts
;
define <8 x i64> @var_shift_v8i64(<8 x i64> %a, <8 x i64> %b) nounwind {
; ALL-LABEL: var_shift_v8i64:
; ALL: ## BB#0:
; ALL-NEXT: vpsllvq %zmm1, %zmm0, %zmm0
; ALL-NEXT: retq
%shift = shl <8 x i64> %a, %b
ret <8 x i64> %shift
}
define <16 x i32> @var_shift_v16i32(<16 x i32> %a, <16 x i32> %b) nounwind {
; ALL-LABEL: var_shift_v16i32:
; ALL: ## BB#0:
; ALL-NEXT: vpsllvd %zmm1, %zmm0, %zmm0
; ALL-NEXT: retq
%shift = shl <16 x i32> %a, %b
ret <16 x i32> %shift
}
define <32 x i16> @var_shift_v32i16(<32 x i16> %a, <32 x i16> %b) nounwind {
; ALL-LABEL: var_shift_v32i16:
; ALL: ## BB#0:
; ALL-NEXT: vpxor %ymm4, %ymm4, %ymm4
; ALL-NEXT: vpunpckhwd {{.*#+}} ymm5 = ymm2[4],ymm4[4],ymm2[5],ymm4[5],ymm2[6],ymm4[6],ymm2[7],ymm4[7],ymm2[12],ymm4[12],ymm2[13],ymm4[13],ymm2[14],ymm4[14],ymm2[15],ymm4[15]
; ALL-NEXT: vpunpckhwd {{.*#+}} ymm6 = ymm0[4,4,5,5,6,6,7,7,12,12,13,13,14,14,15,15]
; ALL-NEXT: vpsllvd %ymm5, %ymm6, %ymm5
; ALL-NEXT: vpsrld $16, %ymm5, %ymm5
; ALL-NEXT: vpunpcklwd {{.*#+}} ymm2 = ymm2[0],ymm4[0],ymm2[1],ymm4[1],ymm2[2],ymm4[2],ymm2[3],ymm4[3],ymm2[8],ymm4[8],ymm2[9],ymm4[9],ymm2[10],ymm4[10],ymm2[11],ymm4[11]
; ALL-NEXT: vpunpcklwd {{.*#+}} ymm0 = ymm0[0,0,1,1,2,2,3,3,8,8,9,9,10,10,11,11]
; ALL-NEXT: vpsllvd %ymm2, %ymm0, %ymm0
; ALL-NEXT: vpsrld $16, %ymm0, %ymm0
; ALL-NEXT: vpackusdw %ymm5, %ymm0, %ymm0
; ALL-NEXT: vpunpckhwd {{.*#+}} ymm2 = ymm3[4],ymm4[4],ymm3[5],ymm4[5],ymm3[6],ymm4[6],ymm3[7],ymm4[7],ymm3[12],ymm4[12],ymm3[13],ymm4[13],ymm3[14],ymm4[14],ymm3[15],ymm4[15]
; ALL-NEXT: vpunpckhwd {{.*#+}} ymm5 = ymm1[4,4,5,5,6,6,7,7,12,12,13,13,14,14,15,15]
; ALL-NEXT: vpsllvd %ymm2, %ymm5, %ymm2
; ALL-NEXT: vpsrld $16, %ymm2, %ymm2
; ALL-NEXT: vpunpcklwd {{.*#+}} ymm3 = ymm3[0],ymm4[0],ymm3[1],ymm4[1],ymm3[2],ymm4[2],ymm3[3],ymm4[3],ymm3[8],ymm4[8],ymm3[9],ymm4[9],ymm3[10],ymm4[10],ymm3[11],ymm4[11]
; ALL-NEXT: vpunpcklwd {{.*#+}} ymm1 = ymm1[0,0,1,1,2,2,3,3,8,8,9,9,10,10,11,11]
; ALL-NEXT: vpsllvd %ymm3, %ymm1, %ymm1
; ALL-NEXT: vpsrld $16, %ymm1, %ymm1
; ALL-NEXT: vpackusdw %ymm2, %ymm1, %ymm1
; ALL-NEXT: retq
%shift = shl <32 x i16> %a, %b
ret <32 x i16> %shift
}
define <64 x i8> @var_shift_v64i8(<64 x i8> %a, <64 x i8> %b) nounwind {
; ALL-LABEL: var_shift_v64i8:
; ALL: ## BB#0:
; ALL-NEXT: vpsllw $4, %ymm0, %ymm4
; ALL-NEXT: vmovdqa {{.*#+}} ymm5 = [240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240]
; ALL-NEXT: vpand %ymm5, %ymm4, %ymm4
; ALL-NEXT: vpsllw $5, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm2, %ymm4, %ymm0, %ymm0
; ALL-NEXT: vpsllw $2, %ymm0, %ymm4
; ALL-NEXT: vmovdqa {{.*#+}} ymm6 = [252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252]
; ALL-NEXT: vpand %ymm6, %ymm4, %ymm4
; ALL-NEXT: vpaddb %ymm2, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm2, %ymm4, %ymm0, %ymm0
; ALL-NEXT: vpaddb %ymm0, %ymm0, %ymm4
; ALL-NEXT: vpaddb %ymm2, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm2, %ymm4, %ymm0, %ymm0
; ALL-NEXT: vpsllw $4, %ymm1, %ymm2
; ALL-NEXT: vpand %ymm5, %ymm2, %ymm2
; ALL-NEXT: vpsllw $5, %ymm3, %ymm3
; ALL-NEXT: vpblendvb %ymm3, %ymm2, %ymm1, %ymm1
; ALL-NEXT: vpsllw $2, %ymm1, %ymm2
; ALL-NEXT: vpand %ymm6, %ymm2, %ymm2
; ALL-NEXT: vpaddb %ymm3, %ymm3, %ymm3
; ALL-NEXT: vpblendvb %ymm3, %ymm2, %ymm1, %ymm1
; ALL-NEXT: vpaddb %ymm1, %ymm1, %ymm2
; ALL-NEXT: vpaddb %ymm3, %ymm3, %ymm3
; ALL-NEXT: vpblendvb %ymm3, %ymm2, %ymm1, %ymm1
; ALL-NEXT: retq
%shift = shl <64 x i8> %a, %b
ret <64 x i8> %shift
}
;
; Uniform Variable Shifts
;
define <8 x i64> @splatvar_shift_v8i64(<8 x i64> %a, <8 x i64> %b) nounwind {
; ALL-LABEL: splatvar_shift_v8i64:
; ALL: ## BB#0:
; ALL-NEXT: vpsllq %xmm1, %zmm0, %zmm0
; ALL-NEXT: retq
%splat = shufflevector <8 x i64> %b, <8 x i64> undef, <8 x i32> zeroinitializer
%shift = shl <8 x i64> %a, %splat
ret <8 x i64> %shift
}
define <16 x i32> @splatvar_shift_v16i32(<16 x i32> %a, <16 x i32> %b) nounwind {
; ALL-LABEL: splatvar_shift_v16i32:
; ALL: ## BB#0:
; ALL-NEXT: vxorps %xmm2, %xmm2, %xmm2
; ALL-NEXT: vmovss %xmm1, %xmm2, %xmm1
; ALL-NEXT: vpslld %xmm1, %zmm0, %zmm0
; ALL-NEXT: retq
%splat = shufflevector <16 x i32> %b, <16 x i32> undef, <16 x i32> zeroinitializer
%shift = shl <16 x i32> %a, %splat
ret <16 x i32> %shift
}
define <32 x i16> @splatvar_shift_v32i16(<32 x i16> %a, <32 x i16> %b) nounwind {
; ALL-LABEL: splatvar_shift_v32i16:
; ALL: ## BB#0:
; ALL-NEXT: vmovd %xmm2, %eax
; ALL-NEXT: movzwl %ax, %eax
; ALL-NEXT: vmovd %eax, %xmm2
; ALL-NEXT: vpsllw %xmm2, %ymm0, %ymm0
; ALL-NEXT: vpsllw %xmm2, %ymm1, %ymm1
; ALL-NEXT: retq
%splat = shufflevector <32 x i16> %b, <32 x i16> undef, <32 x i32> zeroinitializer
%shift = shl <32 x i16> %a, %splat
ret <32 x i16> %shift
}
define <64 x i8> @splatvar_shift_v64i8(<64 x i8> %a, <64 x i8> %b) nounwind {
; ALL-LABEL: splatvar_shift_v64i8:
; ALL: ## BB#0:
; ALL-NEXT: vpbroadcastb %xmm2, %ymm2
; ALL-NEXT: vpsllw $4, %ymm0, %ymm3
; ALL-NEXT: vmovdqa {{.*#+}} ymm4 = [240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240]
; ALL-NEXT: vpand %ymm4, %ymm3, %ymm3
; ALL-NEXT: vpsllw $5, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm2, %ymm3, %ymm0, %ymm0
; ALL-NEXT: vpsllw $2, %ymm0, %ymm3
; ALL-NEXT: vmovdqa {{.*#+}} ymm5 = [252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252]
; ALL-NEXT: vpand %ymm5, %ymm3, %ymm3
; ALL-NEXT: vpaddb %ymm2, %ymm2, %ymm6
; ALL-NEXT: vpblendvb %ymm6, %ymm3, %ymm0, %ymm0
; ALL-NEXT: vpaddb %ymm0, %ymm0, %ymm3
; ALL-NEXT: vpaddb %ymm6, %ymm6, %ymm7
; ALL-NEXT: vpblendvb %ymm7, %ymm3, %ymm0, %ymm0
; ALL-NEXT: vpsllw $4, %ymm1, %ymm3
; ALL-NEXT: vpand %ymm4, %ymm3, %ymm3
; ALL-NEXT: vpblendvb %ymm2, %ymm3, %ymm1, %ymm1
; ALL-NEXT: vpsllw $2, %ymm1, %ymm2
; ALL-NEXT: vpand %ymm5, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm6, %ymm2, %ymm1, %ymm1
; ALL-NEXT: vpaddb %ymm1, %ymm1, %ymm2
; ALL-NEXT: vpblendvb %ymm7, %ymm2, %ymm1, %ymm1
; ALL-NEXT: retq
%splat = shufflevector <64 x i8> %b, <64 x i8> undef, <64 x i32> zeroinitializer
%shift = shl <64 x i8> %a, %splat
ret <64 x i8> %shift
}
;
; Constant Shifts
;
define <8 x i64> @constant_shift_v8i64(<8 x i64> %a) nounwind {
; ALL-LABEL: constant_shift_v8i64:
; ALL: ## BB#0:
; ALL-NEXT: vpsllvq {{.*}}(%rip), %zmm0, %zmm0
; ALL-NEXT: retq
%shift = shl <8 x i64> %a, <i64 1, i64 7, i64 31, i64 62, i64 1, i64 7, i64 31, i64 62>
ret <8 x i64> %shift
}
define <16 x i32> @constant_shift_v16i32(<16 x i32> %a) nounwind {
; ALL-LABEL: constant_shift_v16i32:
; ALL: ## BB#0:
; ALL-NEXT: vpsllvd {{.*}}(%rip), %zmm0, %zmm0
; ALL-NEXT: retq
%shift = shl <16 x i32> %a, <i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 8, i32 7, i32 4, i32 5, i32 6, i32 7, i32 8, i32 9, i32 8, i32 7>
ret <16 x i32> %shift
}
define <32 x i16> @constant_shift_v32i16(<32 x i16> %a) nounwind {
; ALL-LABEL: constant_shift_v32i16:
; ALL: ## BB#0:
; ALL-NEXT: vmovdqa {{.*#+}} ymm2 = [1,2,4,8,16,32,64,128,256,512,1024,2048,4096,8192,16384,32768]
; ALL-NEXT: vpmullw %ymm2, %ymm0, %ymm0
; ALL-NEXT: vpmullw %ymm2, %ymm1, %ymm1
; ALL-NEXT: retq
%shift = shl <32 x i16> %a, <i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7, i16 8, i16 9, i16 10, i16 11, i16 12, i16 13, i16 14, i16 15, i16 0, i16 1, i16 2, i16 3, i16 4, i16 5, i16 6, i16 7, i16 8, i16 9, i16 10, i16 11, i16 12, i16 13, i16 14, i16 15>
ret <32 x i16> %shift
}
define <64 x i8> @constant_shift_v64i8(<64 x i8> %a) nounwind {
; ALL-LABEL: constant_shift_v64i8:
; ALL: ## BB#0:
; ALL-NEXT: vpsllw $4, %ymm0, %ymm2
; ALL-NEXT: vmovdqa {{.*#+}} ymm3 = [240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240,240]
; ALL-NEXT: vpand %ymm3, %ymm2, %ymm2
; ALL-NEXT: vmovdqa {{.*#+}} ymm4 = [0,1,2,3,4,5,6,7,7,6,5,4,3,2,1,0,0,1,2,3,4,5,6,7,7,6,5,4,3,2,1,0]
; ALL-NEXT: vpsllw $5, %ymm4, %ymm4
; ALL-NEXT: vpblendvb %ymm4, %ymm2, %ymm0, %ymm0
; ALL-NEXT: vpsllw $2, %ymm0, %ymm2
; ALL-NEXT: vmovdqa {{.*#+}} ymm5 = [252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252,252]
; ALL-NEXT: vpand %ymm5, %ymm2, %ymm2
; ALL-NEXT: vpaddb %ymm4, %ymm4, %ymm6
; ALL-NEXT: vpblendvb %ymm6, %ymm2, %ymm0, %ymm0
; ALL-NEXT: vpaddb %ymm0, %ymm0, %ymm2
; ALL-NEXT: vpaddb %ymm6, %ymm6, %ymm7
; ALL-NEXT: vpblendvb %ymm7, %ymm2, %ymm0, %ymm0
; ALL-NEXT: vpsllw $4, %ymm1, %ymm2
; ALL-NEXT: vpand %ymm3, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm4, %ymm2, %ymm1, %ymm1
; ALL-NEXT: vpsllw $2, %ymm1, %ymm2
; ALL-NEXT: vpand %ymm5, %ymm2, %ymm2
; ALL-NEXT: vpblendvb %ymm6, %ymm2, %ymm1, %ymm1
; ALL-NEXT: vpaddb %ymm1, %ymm1, %ymm2
; ALL-NEXT: vpblendvb %ymm7, %ymm2, %ymm1, %ymm1
; ALL-NEXT: retq
%shift = shl <64 x i8> %a, <i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 7, i8 6, i8 5, i8 4, i8 3, i8 2, i8 1, i8 0, i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 7, i8 6, i8 5, i8 4, i8 3, i8 2, i8 1, i8 0, i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 7, i8 6, i8 5, i8 4, i8 3, i8 2, i8 1, i8 0, i8 0, i8 1, i8 2, i8 3, i8 4, i8 5, i8 6, i8 7, i8 7, i8 6, i8 5, i8 4, i8 3, i8 2, i8 1, i8 0>
ret <64 x i8> %shift
}
;
; Uniform Constant Shifts
;
define <8 x i64> @splatconstant_shift_v8i64(<8 x i64> %a) nounwind {
; ALL-LABEL: splatconstant_shift_v8i64:
; ALL: ## BB#0:
; ALL-NEXT: vpsllq $7, %zmm0, %zmm0
; ALL-NEXT: retq
%shift = shl <8 x i64> %a, <i64 7, i64 7, i64 7, i64 7, i64 7, i64 7, i64 7, i64 7>
ret <8 x i64> %shift
}
define <16 x i32> @splatconstant_shift_v16i32(<16 x i32> %a) nounwind {
; ALL-LABEL: splatconstant_shift_v16i32:
; ALL: ## BB#0:
; ALL-NEXT: vpslld $5, %zmm0, %zmm0
; ALL-NEXT: retq
%shift = shl <16 x i32> %a, <i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5, i32 5>
ret <16 x i32> %shift
}
define <32 x i16> @splatconstant_shift_v32i16(<32 x i16> %a) nounwind {
; ALL-LABEL: splatconstant_shift_v32i16:
; ALL: ## BB#0:
; ALL-NEXT: vpsllw $3, %ymm0, %ymm0
; ALL-NEXT: vpsllw $3, %ymm1, %ymm1
; ALL-NEXT: retq
%shift = shl <32 x i16> %a, <i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3, i16 3>
ret <32 x i16> %shift
}
define <64 x i8> @splatconstant_shift_v64i8(<64 x i8> %a) nounwind {
; ALL-LABEL: splatconstant_shift_v64i8:
; ALL: ## BB#0:
; ALL-NEXT: vpsllw $3, %ymm0, %ymm0
; ALL-NEXT: vmovdqa {{.*#+}} ymm2 = [248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248,248]
; ALL-NEXT: vpand %ymm2, %ymm0, %ymm0
; ALL-NEXT: vpsllw $3, %ymm1, %ymm1
; ALL-NEXT: vpand %ymm2, %ymm1, %ymm1
; ALL-NEXT: retq
%shift = shl <64 x i8> %a, <i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3, i8 3>
ret <64 x i8> %shift
}
|